使用 nios 和 verilog hdl tcp/ip 通信通过使用来创建 DM9000A,它可以起到 5 Mb/s
资 源 简 介
使用 nios 和 verilog hdl tcp/ip 通信通过使用来创建 DM9000A,它可以工作到 5 Mb/s 我已经用它在 DE2 板,你下载它和可以将复制到您的项目,然后使用它直接
文 件 列 表
DM9000A ethnet
user_logic_SRAM_16Bits_512K
user_logic_SEG7_LUT_8
user_logic_Open_I2C
user_logic_DM9000A
hello_led_0_syslib
hello_led_0
nios_0_generation_script
.metadata
.lock
.sopc_builder
install.ptf
bht_ram.mif
button_pio.v
cmp_state.ini
cpu_0.ocp
cpu_0.v
cpu_0_jtag_debug_module.v
cpu_0_jtag_debug_module_wrapper.v
cpu_0_mult_cell.v
cpu_0_ociram_default_contents.mif
cpu_0_test_bench.v
dc_tag_ram.mif
DE2_NET.pof
DE2_NET.qpf
DE2_NET.qsf
DE2_NET.sof
DE2_NET.v
DM9000A.v
DM9000A_IF.v
epcs_controller.v
epcs_controller_boot_rom.hex
I2C_0.v
i2c_master_bit_ctrl.v
i2c_master_byte_ctrl.v
i2c_master_defines.v
i2c_master_top.v
ic_tag_ram.mif
ISP1362.v
ISP1362_IF.v
jtag_uart_0.v
lcd_16207_0.v
lcd_ctrl_pio.v
lcd_data_pio.v
lcd_pio.v
led_green.v
led_pio.v
led_red.v
nios_0.ptf
nios_0.v
onchip_memory_0.hex
README.txt
Reset_Delay.v
rf_ram_a.mif
rf_ram_b.mif
sdram_0.v
sdram_0_test_component.v
SDRAM_PLL.v
SEG7_Display.v
SEG7_LUT.v
SEG7_LUT_8.v
sram_0.v
SRAM_16Bit_512K.v
sram_addr.v
sram_data.v
sram_wr.v
switch_pio.v
sysid.v
timer_0.v
timer_1.v
uart_0.v
.metadata
.sopc_builder