浮动点加法器 ieee754 vhdl 语言和语言执行
资 源 简 介
IEEE 754 浮点标准
• 领先的有效数的"1"位是隐式的
• 指数是"偏见",使排序更容易
— — 全 0 是最小指数所有 1s 都是最大
— — 127 为单精度和双精度 1023年的偏置
— — 摘要: (– 1) 符号 × (1 + 有效数) × 2exponent — — 偏置
• 示例:
— — 十进制:-.75 =-3/4 =-3/22
— — 二进制:-.11 =-1.1 x 2-1
— — 浮点数: 指数 = 126 = 01111110
— — IEEE 单精度: 10111111010000000000000000000000
文 件 列 表
floatadder
_xmsgs
xst
isim
iseconfig
ipcore_dir
.lso
adder_beh.prj
adder_isim_beh.exe
adder_isim_beh.wdb
adder_stx_beh.prj
adder_summary.html
addition.prj
addition.stx
addition.xst
addition_vhdl.prj
float.vhd
floatadder.gise
floatadder.xise
float_summary.html
fuse.log
fuse.xmsgs
fuseRelaunch.cmd
isim.cmd
isim.log
xilinxsim.ini