资 源 简 介
《计算机原理与设计:Verilog HDL版》讲述计算机原理、计算机设计以及如何用verilog hdl实现设计。主要内容包括:计算机基础知识及性能评价方法;数字电路及verilog hdl简介;计算机加、减、乘、除及开方的各种算法(包括wallace tree快速乘法器和newton-raphson及goldschmidt除法和开方算法)及其verilog hdl实现;指令系统结构和alu及多端口寄存器堆的verilog hdl设计;单周期、多周期和流水线cpu的verilog hdl设计;精确中断和异常处理及其电路实现;浮点算法及带有浮点部件fpu的流水线cpu的verilog hdl设计;多线程cpu的verilog hdl设计;存储器、cache和虚拟 存储器管理以及带有cache、tlb和fpu的cpu设计;多核cpu的verilog hdl设计:异步通信接口uart、ps/2键盘与鼠标接口、视频图像阵列vga接口、i2c串行总线接口和pci并行总线接口的verilog hdl设计;高性能计算机及互联网络设计。书中的verilog hdl源代码基本上都附有功能仿真波形,以便加深对计算机原理的理解和对计算机设计方法的掌握。